◆ 适合专业
适用于计算机专业和电类专业的々本科、研究生,如计算机科学、微电子、通信、测控技术与仪器设计、电子工程、机电一体化、自动『化等相关专业。
◆ 概述
本公司开发的JC-EDA-III型EDA教学实验系统是适合工科专业进行EDA课程教学实验以及课程设计的必备工具,系统由四部分组成,包括:可编程逻辑器件部分、单片机最小系统部分、外围接口部和扩展部分,实验内容丰富生动形象,能够大大的激发学生的兴趣,使学生老师在教学的过程中能够寓教于乐,同时在学习△EDA的同时可以加强对控制、通信、单片机等课程进行加深,让学生学有所▂得。
◆ 结构特点
1. CPLD /FPGA核心板,实验系统标配选用ALTERA CycloneII系列EP2C8,低电压内核,功耗更低。
2.采用系统板与核心板相接合的设计思路,用户可以根据自己的需要更换不同厂家不同∩型号的CPLD/FPGA核心板。
3.自带单片机小系统☉除完成单片机自身实验外还可以与FPGA和外围◥的扩展模块相结合完成大型的系统设计。
4.丰富的实验模块,在数字电路的基础上增加了控制类、接口类、通信◣类等实验模块。
5.二个时钟源,四路输出,每路相对独立, 24MHZ~1HZ的频率能满足用户的各种要求。
6. CPLD/FPGA主芯片I/O口完全开放,用户可以任意定义;采用标准的排线进行边接,使实验连线更牢固、方便。
7.丰富的样板实验程序,在常规的EDA实验基础上增加了交通灯、直流电机、步进电机、通信编●码解码、VGA(视频接口)、音乐、键盘等实验,实验内容形象生动。
8.QUARTUS开发软件,支持多种语言输入,自带LICENSE。
9.详细的ξ操作手册,含软、硬件的使用说明,各模块的功能说明。
◆ 系统规格
? 核心板
1. 主♀芯片采用主芯片采用Altera公司的CycloneII系列级FPGA EP2C8Q208C8,门电路高达16万,用户可根据需要选择不同的FPGA如EP1C6、 EP2C5、EP3C16等。
2. FPGA配∴置芯片采用EPCS4,容量高达4M BIT,采用AS模式编程,擦写次数高达上万次『。
3. 核心板提供AS、JTAG两种编程模式以完成对FPGA和其配置芯↘片的SOPC设计程序的调试和固化。
4. 标准配置ByteBlaster II电缆一根。
5. 一路50M高速、稳定的时钟源。
6. 系统电源管理模块能够提供+5V、+3.3V、+1.2V等多种不同电压的电源输出供系统使用。
7. 提供三路高速》扩展接口和一路电源输入接口。
系统板
1. 1602字符型LCD显示。
2. 1个模块▆信号模块,可提供频率、幅度均可调的正弦波、三角波、方波等信号波形。
3. 1个数字ㄨ时钟输出模块,可提供24M至1HZ的数字脉冲信⊙号。
4. 1个256色VGA接口。
5. 1个RS232串行接口。
6. 2个PS2接口,可以接键盘或鼠标╱。
7. 1个I2C接口的E2PROM。
8. 1个音频喇叭和蜂鸣器接口。
9. 1个8位8通道并行ADC接口模块。
10. 2个8位并行DAC接口模块。
11. 1个串行ADC/DAC转换接口。
12. 8个拨动开关和8个按键开关输♂入。
13. 8个发光LED显示。
14. 1个八位七段码管显示模块。
15. 8×8矩阵led点阵显示模块。
16. 1个电压控制的☆直流电机和1个四相的步进电机模块。
17. 1个交通灯模块。
18. 两路高速扩¤展模块。
19. 多路〓电源输出(均带过流、过压保护)。
20. 单片机最小系统模块。
◆示例实验
EDA/VHDL电路设计实验示例(部分):
实验一 七↘人表决器
实验二 格雷∏码变换…
实验三 BCD码加法器
实验四 四人抢答器
实验五 四位并行乘法器
实验六 设计基本触发▲器
实验七 步长可变的加减计数器
实验八 可控脉冲发生△器
实验九 正负脉宽数控调●制信号发生器
实验十 序列检测器
实验十一 出租车计费器
实验十二 多功能数字钟
实验十三 音乐存储播放器
实验十四 数字秒表
实验十五 频率计
实验十六 交通灯〓控制器
实验十七 数码锁
实验十八 VGA彩条发生器和】图象显示控制器设计