一、主要技术指标
1、机器字长16位,即运算器、主存、数据总线、地址总线均是16位。
2、指令系统支持多种基本寻址方式。其中部分指令已实现,用于设计监控程序和用户的常规汇编程序,尚保留多条指令供用户自己实现。
3、主存最大寻址空间是18K字,基本容量为8K字节(或16位字)的E2PROM和2K字节(或16位字)的RAM存储区域。可进行主存储器扩展实验。当扩展存储器当主存储器使用时,可用做用户的监控系统,而不破坏原监控系统,非常〗方便教学。
4、运算器由一片CPLD构成,ALU实现8种算术与逻辑运算功能, 内部包括16个双端口读出、单端口@ 写入的通用寄存器, 和一个能自行移位的乘商寄存器。设置C、Z、 V、S四个状态标志位。用户也可自行自己的运◣算器,采用USB下载,使用非常方〓便。
5、控制器采用微程序和硬布线两种控制方案实现, 用户可根据自己的需要选择。微程序控制器采≡用系统上带有IO输入/输出(计算机COM口)进行更改,非常方便用户自行设计自已的微程序控制器。硬布线控制器采用一片FPGA,使用USB下载,可完成用户自行设计的多种控制器。
6、主机上安装有一路INTEL8251串行接口,可直→接接计算机终端, 或接入一台PC机作为自己的仿真终端。选用了MAX202倍压线路,以避免使用+12V和-12V电源。另保@留一路为用户扩展用。用户可完成串口初始化,双机通讯等实验。或者使用实验系统上系统♀自带的简易仿终端(TFT液晶输入/输出模块)。
7、主机可完成三级中断实验和中断嵌套实验。
8、在主板上设有扩展实验接口和扩展实验区,提供扩展内存和各种/输出接口实♀验所需的地址、数据和控制等信号,以便支持在主板上完成这类扩展实验。
9、提供多种∮扩展接口实验小板(用户选购)。
10、实验箱有Ψ 自己的监控程序(操作系统),支持多种︼实验方式(如:单步/连续,手动置指令/从内存读指令等),监∮控源码开放,用户可以修改或使用自己的监控程序。
11、实验箱上的FPGA芯片也可用于实现各种时序电路和组合逻辑电路实验。及部分EDA实验。
12、实验箱上的FPGA芯片可以实现流水和非流水两种CPU方案,还可完成高速缓冲存储器(cache)的教学实☉验。
13、提供最』齐全的设计、实现、操作使用的资料。包括逻辑图、可编程器件的逻辑内容, 指令格式与功能,微指令格式及微程序清单,组合逻辑的〖指令执行流程表及化简后的全部逻辑表达〓式, 监控程序的源码等内容,还包括对上述内容必要的文字说∩明,还可以提供PC机仿真终端程序、交叉汇编程序源程序清单。
14、提供配套的教师用☆书,把一些在讲课中应强调的内容,各基本实验项目的参考答案等汇集在一起,给出各基本实验的详细的操作步骤,以减轻讲课与辅导实验教师的备课负担。
15、提供→上端教学软件,可方便用户编写和下载用户的微程序控制器,上端软件提供仿终端,方便用户教学实验。